Normal view MARC view ISBD view

Creación de bloque de propiedad intelectual e integración con interfaz de usuario en sistema en chip Zybo para aplicación spwm de índice de modulación y frecuencia variable / Enrique Alejandro Toscano Hernández

By: Toscano Hernández, Enrique Alejandro.
Contributor(s): Chico Hidalgo, Patricio Iván [director].
Material type: Mixed materialsMixed materialsPublisher: Quito : EPN, 2019Description: 120 hojas : ilustraciones, 29 x 21 cm + CD-ROM 9995.Subject(s): Electrónica | Propiedad Intelectual | Usuarios | Aplicación SPWMOther classification: T-IE/ Online resources: Texto completo
Contents:
La Biblioteca General no dispone de esta tesis en formato de papel
Dissertation note: FACULTAD DE INGENIERIA ELECTRICA Y ELECTRONICA Pregrado Tesis (Ingeniero en Electrónica y Control). -- Escuela Politécnica Nacional. 2019 Summary: Resumen .- Este documento presenta la creación de un bloque de propiedad intelectual para la realización de modulaciones por ancho de pulso senoidal (SPWM- Sinusoidal pulse width modulation) de índice de modulación y frecuencia variable, con el objeto de generar las señales de control para inversores trifásicos. Se utiliza la sección lógica de la plataforma ZYBO (FPGA-Field Programmable Gate Array) para configurar el bloque de propiedad intelectual y el procesador ARM integrado para controlarlo e interactuar con el usuario para modificar los puntos de trabajo por medio de una interfaz gráfica. Se realizan pruebas de validación en laboratorio de la modulación SPWM en un motor de inducción trifásico. Se utiliza a ZYBO, como una alternativa a sistemas con microcontroladores clásicos, ya que posee la capacidad de realizar múltiples tareas de manera concurrente.Summary: Abstract .- This document presents the creation of an intellectual property block for the realization of sinusoidal pulse width modulation (SPWM) of modulation index and variable frequency, in order to generate control signals for three-phase inverters. The logical section of ZYBO platform (FPGA-Field Programmable Gate Array) is used to configure the intellectual property block and the integrated ARM processor, to control it and interact with the user to modify the operating points through a graphical interface. Laboratory validation tests of the SPWM modulation are performed in a three-phase induction motor. ZYBO is used as an alternative to systems with classic microcontrollers, since it has the ability to perform multiple tasks concurrently.
Tags from this library: No tags from this library for this title.
    average rating: 0.0 (0 votes)
Item type Current location Collection Call number Copy number Status Date due Barcode Item holds
Tesis en Recursos Electrónicos Tesis en Recursos Electrónicos BIBLIOTECA DE ING. ELÉCTRICA Y ELECTRÓNICA
TESIS (NIVEL II) 621.3823 T713 TESIS (Browse shelf) Ej. 2 Not for loan 4679
Tesis Tesis BIBLIOTECA GENERAL
T-IE/4954/CD 9995 (Browse shelf) Ej. 1 Not For Loan BC19100020
Total holds: 0

FACULTAD DE INGENIERIA ELECTRICA Y ELECTRONICA Pregrado Tesis (Ingeniero en Electrónica y Control). -- Escuela Politécnica Nacional. 2019

Bibliografía : página 119 - 120.

La Biblioteca General no dispone de esta tesis en formato de papel

Resumen .- Este documento presenta la creación de un bloque de propiedad intelectual para la realización de modulaciones por ancho de pulso senoidal (SPWM- Sinusoidal pulse width modulation) de índice de modulación y frecuencia variable, con el objeto de generar las señales de control para inversores trifásicos. Se utiliza la sección lógica de la plataforma ZYBO (FPGA-Field Programmable Gate Array) para configurar el bloque de propiedad intelectual y el procesador ARM integrado para controlarlo e interactuar con el usuario para modificar los puntos de trabajo por medio de una interfaz gráfica. Se realizan pruebas de validación en laboratorio de la modulación SPWM en un motor de inducción trifásico. Se utiliza a ZYBO, como una alternativa a sistemas con microcontroladores clásicos, ya que posee la capacidad de realizar múltiples tareas de manera concurrente.

Abstract .- This document presents the creation of an intellectual property block for the realization of sinusoidal pulse width modulation (SPWM) of modulation index and variable frequency, in order to generate control signals for three-phase inverters. The logical section of ZYBO platform (FPGA-Field Programmable Gate Array) is used to configure the intellectual property block and the integrated ARM processor, to control it and interact with the user to modify the operating points through a graphical interface. Laboratory validation tests of the SPWM modulation are performed in a three-phase induction motor. ZYBO is used as an alternative to systems with classic microcontrollers, since it has the ability to perform multiple tasks concurrently.

Enrique Alejandro Toscano Hernández cedido 2019/10/18 $ 0.20 1 Biblioteca General 73421

There are no comments for this item.

Log in to your account to post a comment.

Powered by Koha